首页头部标志
   新闻分类
   联系我们
  • 电话:0411-86632519
  • 传真:0411-86610519
  • 邮箱:dlysys@163.com


 
超声波流量计多普勒原理的探讨 三十七
时间:2014/11/19 6:55:47  来源:本站原创  点击:1280

超声波流量计多普勒原理的探讨   三十七

333 CPLD的选型及使用

CPLD在本系统中起的作用主要是对整个系统进行全局时序控制器,并对超声波传播时间进行计数,这样使整个系统能够协调的运行,同时使得DSP能专

一处理流速的计算。鉴于器件性能、特点等综合因素考虑,本系统采用ALTERA公司的MAX7000系列的EPM7128S,其内部资源结构如图所示,具有以下特点:

●以第二代多阵列矩阵为基础的高性能器件:

●逻辑密度为2500个可用门;

●遵守PCI规定,引脚到引脚的逻辑延时为5ns,计数器工作频率为

1471MHZ

●可编程功率节省模式,使每个宏单元的功耗降低到50%或更低;

●可配置的扩展乘积项分配,允许向每个宏单元提供多达32个乘积项;

84引脚的各式封装,33V5V电源;

●可编程保密位,全面保护专利设计,可编程触发器具有单独的清除、置位、时钟使能控制;

ALTERA MAX+PLUS II开发系统提供软件设计支持,该开发系统可工作在486PC机、奔腾PC机、SUNSPARC工作站、HP9000系列700工作站上;

ALTERA主编程部件(MPU)或其它厂家的编程硬件支持器件的编程;

CadenceData I0ExemplarInter2 grap 11Mentor Grap hiesOrCADSynopsysViewlogie公司的多种流行CAE工具,与EDIE VerilogVHDL等多种接口软件一起,提供附加的设计输入与仿真支持;

●可通过串行或并行下载器Byte2 Blaster下载二进制文件到EPLD,从而实现器件可编程。MAx7000系列器件中包括4个专用输入,它们可用作通用输入,或作为每个宏单元和IO引脚的高速、全局的控制信号:时钟、清除和输出使能。

根据系统发射脉宽和计数精度以及CPLD本身参数的考虑,在此系统使用100MHz的晶振作为CPLD的频率输入,也就是一个周期为10rts

超声波流量计

 

 

 
上一篇:超声波流量计的开发与研制探讨 二
下一篇:超声波流量计的开发与研制探讨 三