超声波流量计多普勒原理的探讨 五十六
语言输入包括标准的VHDL语言、VerilogHDL语言,还有一种基于Altera器件结构的设计语言AHDL。在本系统设计过程中使用了VerilogHDL语言。
(2)Verilog硬件描述语言介绍
在硬件描述语言方面,目前最主要的硬件描述语言是VHDL和VerilogHDL。
VHDL发展的较早,语言严格;而Verilog HDL是在C语言的基础上发展起来的一种硬件描述语言,语法自由。VerilogHDL和VHDL比较,它们主要有以下几点不同:
1从推出过程来看,VHDL偏重于标准化的考虑,它是针对各个电子部件供应商具有统一数据交换格式的要求而考虑的;而Verilog HDL与EDA工具的结合更为紧密,是一个针对EDA工具开发的HDL语言;
2与VHDL相比,VerilogHDL的编程风格更加简洁明了、高效便捷。如果单纯从描述结构上考察,两者的代码量之比为3:1;
3目前市场上所有EDA/ESDA工具都同时支持这两种语言,而在ASIC设计领域,VerilogHDL占有明显的优势。
因此,根据两种语言的不同特点,结合本人知识水平,在本设计中采用了VerilogHDL硬件设计语言。
超声波流量计